論文

査読有り
2019年

An ASIC Crypto Processor for 254-Bit Prime-Field Pairing Featuring Programmable Arithmetic Core Optimized for Quadratic Extension Field.

IEICE Transactions
  • Hiromitsu Awano
  • ,
  • Tadayuki Ichihashi
  • ,
  • Makoto Ikeda

102-A
1
開始ページ
56
終了ページ
64
記述言語
掲載種別
研究論文(学術雑誌)
DOI
10.1587/transfun.E102.A.56

リンク情報
DOI
https://doi.org/10.1587/transfun.E102.A.56
DBLP
https://dblp.uni-trier.de/rec/journals/ieicet/AwanoII19
URL
http://search.ieice.org/bin/summary.php?id=e102-a_1_56
Dblp Url
https://dblp.uni-trier.de/db/journals/ieicet/ieicet102a.html#AwanoII19
ID情報
  • DOI : 10.1587/transfun.E102.A.56
  • DBLP ID : journals/ieicet/AwanoII19

エクスポート
BibTeX RIS