論文

査読有り 筆頭著者
2023年5月

Polyomino: A 3D-SRAM-Centric Accelerator for Randomly Pruned Matrix Multiplication With Simple Reordering Algorithm and Efficient Compression Format in 180-nm CMOS

IEEE Transactions on Circuits and Systems I: Regular Papers
  • Kota Shiba
  • ,
  • Mitsuji Okada
  • ,
  • Atsutake Kosuge
  • ,
  • Mototsugu Hamada
  • ,
  • Tadahiro Kuroda

70
9
開始ページ
1
終了ページ
11
記述言語
英語
掲載種別
研究論文(学術雑誌)
DOI
10.1109/tcsi.2023.3268772
出版者・発行元
Institute of Electrical and Electronics Engineers (IEEE)

リンク情報
DOI
https://doi.org/10.1109/tcsi.2023.3268772
共同研究・競争的資金等の研究課題
積層型AIチップの低電力高効率アーキテクチャ
URL
http://xplorestaging.ieee.org/ielx7/8919/4358591/10114064.pdf?arnumber=10114064
ID情報
  • DOI : 10.1109/tcsi.2023.3268772
  • ISSN : 1549-8328
  • eISSN : 1558-0806

エクスポート
BibTeX RIS