論文

2021年2月1日

Experimental Implementation of Fault Tolerance Using Dynamic Partial Reconfiguration on Xilinx Zynq-7000 SoC

IEEJ Transactions on Industry Applications
  • Seiya Ogido
  • ,
  • Shuichi Ichikawa
  • ,
  • Naoki Fujieda
  • ,
  • Chikatoshi Yamada
  • ,
  • Kei Miyagi

141
2
開始ページ
93
終了ページ
99
記述言語
掲載種別
研究論文(学術雑誌)
DOI
10.1541/ieejias.141.93
出版者・発行元
Institute of Electrical Engineers of Japan (IEE Japan)

リンク情報
DOI
https://doi.org/10.1541/ieejias.141.93
URL
https://www.jstage.jst.go.jp/article/ieejias/141/2/141_93/_pdf
ID情報
  • DOI : 10.1541/ieejias.141.93
  • ISSN : 0913-6339
  • eISSN : 1348-8163

エクスポート
BibTeX RIS